ID do artigo: 000077763 Tipo de conteúdo: Solução de problemas Última revisão: 15/07/2021

Por que eu vejo um comportamento não intuitivo de loopback serial ao usar o kit de ferramentas do transceptor do software Quartus® Prime com dispositivos Stratix® 10 e Agilex™ 7 FPGA E-Tile?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Você pode ver o comportamento não intuitivo do loopback serial usando o kit de ferramentas do transceptor do software Quartus® Prime com dispositivos Stratix® 10 e Agilex™ 7 E-Tile se você não tiver executado qualquer tipo de Adaptação RX.

É obrigatório executar a Adaptação RX usando os transceptores Stratix 10 e Agilex™ 7 FPGA E-Tile. Se você não tiver executado a Adaptação RX, poderá ver os seguintes comportamentos:

  • O kit de ferramentas mostra a taxa de erro de 0 bits (BER), independentemente do loopback serial interno ou externo
  • Erros de 0 BER são vistos ao implementar loopback interno e externo no seu sistema e a comutação de loopback serial interno ligado e desativado sem parar o tráfego
Resolução

Para contornar esse problema, você deve sempre executar a Adaptação RX nos transceptores Stratix® 10 e Agilex™ 7 FPGA E-Tile. Um fluxo para inicializar seus transceptores E-Tile no kit de ferramentas do transceptor do software Intel Quartus Prime está documentado no seguinte artigo:

https://www.intel.com/content/www/br/pt/support/programmable/articles/000077764.html

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs e FPGAs SoC Intel® Agilex™ 7
FPGAs Intel® Stratix® 10 e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.