ID do artigo: 000077887 Tipo de conteúdo: Solução de problemas Última revisão: 13/08/2012

Quando devo usar o sinal cal_blk_powerdown para calibrar a terminação do transceptor no chip?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

A calibração de terminação do transceptor no chip só deve ser realizada uma vez na inicialização do dispositivo. No entanto, se o seu canal tiver integridade de sinal marginal e seu dispositivo operar em extremos de temperatura do dispositivo, a recalibração do transceptor no chip, pulsando o sinal cal_blk_powerdown pode fornecer mais margem.

Exemplo: se o seu dispositivo foi ligado e calibrado inicialmente em Tj(min) e seu canal tiver integridade de sinal marginal, mas a temperatura operacional normal estiver próxima da Tj(máx.) então recalibrar a terminação no chip no Tj(max) pode melhorar as margens de integridade do sinal.

Erros de bits podem ser vistos durante a recalibração da rescisão do chip.

Nota: durante a fase de projeto, você deve garantir, por meio da simulação de integridade do sinal, que seu canal oferece margem suficiente para a faixa de temperatura total do seu projeto.

Produtos relacionados

Este artigo aplica-se a 8 produtos

FPGA Stratix® IV GT
FPGA Stratix® IV GX
FPGAs Stratix® II GX
FPGA Arria® GX
FPGA Arria® II GZ
FPGA Arria® II GX
FPGA Stratix® V GX
FPGA Cyclone® IV GX

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.