ID do artigo: 000077972 Tipo de conteúdo: Solução de problemas Última revisão: 16/02/2014

Existe alguma atualização para o núcleo 10GBASE-KR PHY IP no software Quartus® II versão 13.0 SP1 dp1?

Ambiente

    Intel® Quartus® II Subscription Edition
    Ethernet
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Em certas condições de erro elevadas, o algoritmo de treinamento de link do núcleo 10GBASE-KR PHY IP seleciona um valor pós-tap que é muito baixo.

Resolução

Instale o patch do software Quartus® II 13.0 SP1 dp1. Regenerar o núcleo 10GBASE-KR PHY IP e recompilar o projeto.

Este problema é corrigido na versão 14.1 do software Intel® Quartus® II

Produtos relacionados

Este artigo aplica-se a 4 produtos

FPGAs Stratix® V
FPGA Stratix® V GX
FPGA Stratix® V GS
FPGA Stratix® V GT

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.