ID do artigo: 000078206 Tipo de conteúdo: Documentação e informações do produto Última revisão: 31/12/2013

Como podemos garantir que os dispositivos Stratix IV GX/GT e Arria II GX atendam ao limite de tempo de transição PCI Express L0s para L0?

Ambiente

  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Os sistemas de protocolo PCI Express precisam suportar a mudança de estado L0s para L0 dentro de 2us para AS PCI Express Gen2 e 4us para a PCI Express Gen1. Stratix® dispositivos IV GX/GT e Arria® II GX atendem a esse tempo se o parâmetro VTX-CM-DC-ACTIVEIDLE-DELTA for inferior a 25 mV.  Se o parâmetro VTX-CM-DC-ACTIVEIDLE-DELTA estiver entre 25 mV e 60 mV, o Altera fornecerá um patch para o software Quartus® II versão 9.0 SP2.  Entre em Altera meu suporte para obter o patch.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGA Arria® II GX

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.