ID do artigo: 000078261 Tipo de conteúdo: Solução de problemas Última revisão: 12/12/2013

Por que minha interface LVDS falha no tempo de espera em dispositivos Cyclone V de 300GT no canto de sincronização fast 0C?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no Quartus® II versão do software 12.0 SP2 e anterior, você pode ver essas violações de sincronização no seu Cyclone® Design V 300GT. Há um problema com tele fast 0C modelo de sincronização para esses dispositivos.

Resolução

Este problema foi corrigido a partir do software Quartus II versão 12.1.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGA Cyclone® V GT

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.