É devido ao motivo pelo qual o PHY externo de terceiros e os cabos introduzem latência, além da latência do PCS 1000BASE-X/SGMII com PMA embarcado. Este problema surge quando a latência total excede o tempo de slot de 512 bits, conforme definido na Cláusula 4.4 do IEEE 802.3.
O patch a seguir fornece uma solução para reduzir a latência do PCS no modo SGMII, de modo que a latência total não exceda o tempo de slot de 512 bits.
Baixe o software Intel® Quartus® II versão 10.0SP1 1.210 dos seguintes links:
- Intel Quartus ii versão do software 10.0SP1 patch 1.210 para janela
- Intel Quartus ii versão do software 10.0SP1 patch 1.210 para Linux
- Intel Quartus ii versão do software 10.0SP1 ReadMe para o patch 1.210
Cuidado:
Você deve ter instalado anteriormente o software Intel Quartus II v10.0 SP1 ou deve instalar o software Intel Quartus II v10.0 SP1 antes de instalar este patch. Caso contrário, o patch não será instalado corretamente e o software Intel Quartus II não será executado corretamente.
Após instalar o patch, regenere o seu Intel® FPGA IP Ethernet de velocidade tripla antes de compilar seu design.
Ou
Baixe o patch 1.77 do software Intel Quartus II v10.1SP1 adequado a partir dos seguintes links:
- Intel Quartus ii versão do software 10.1SP1 patch 1.77 para janela
- Intel Quartus ii versão do software 10.1SP1 patch 1.77 para Linux
- Intel Quartus ii versão do software 10.1SP1 ReadMe para o patch 1.77
Cuidado:
Você deve ter instalado anteriormente o software Intel Quartus II 10.1 SP1 ou deve instalar o software Intel Quartus II v10.1 SP1 antes de instalar este patch. Caso contrário, o patch não será instalado corretamente e o software Intel Quartus II não será executado corretamente.
Após instalar o patch, regenere o seu Intel FPGA IP Ethernet de velocidade tripla antes de compilar seu design.