ID do artigo: 000078728 Tipo de conteúdo: Solução de problemas Última revisão: 17/05/2013

No núcleo PHY IP de 100 GbE, o exemplo de design CAUI-4 pode exibir violações de tempo de espera ou remoção

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

A variante CAUI-4 do núcleo PHY IP de 100 GbE pode ser mostrada em espera ou violações de tempo de remoção quando compiladas com a versão 12.1 do software Quartus II porque certos clocks não são promovidos para clocks globais. A definição da atribuição de software Quartus II AUTO_GLOBAL_CLOCK para ON pode promover os clocks, mas pode resultar em falhas de tempo de configuração devidos a problemas com a colocação do buffer do clock. Forçando explicitamente a colocação os buffers de clock podem resolver este problema.

Resolução

Este problema não tem solução.

Este problema é corrigido na versão 13.0 do núcleo PHY IP de 100 GbE.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.