ID do artigo: 000078777 Tipo de conteúdo: Documentação e informações do produto Última revisão: 04/03/2015

Como devo ler os registros de contador de 36 bits de baixa latência de 10 GbE e baixa latência 40 - núcleo MAC IP de 100 GbE para obter o valor correto do contador?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Para ler registros de 36 bits nos núcleos MAC IP de baixa latência de 10, 40 e 100 GbE, leia primeiro os 32 bits mais baixos, seguidos por 4 bits superiores.

Para registros de contador de auto-limpeza (RC), como contadores baseados em registro, o 32 bits inferior deve ser lido primeiro, seguido pelo 4 bits superior para obter valores corretos.

Para registradores de contadores não-livres (RO), como contadores baseados em memória, quando os 32 bits mais baixos são lidos, os 4 bits superiores são capturados. Portanto, o desalinhamento dos valores 32 bits mais baixos e superiores de 4 bits devidos a carregar até os 4 bits superiores durante a leitura do contador não ocorrerá.

 

 

Produtos relacionados

Este artigo aplica-se a 10 produtos

FPGA Arria® V GZ
FPGA Stratix® V E
FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Stratix® V GX
FPGA Intel® Stratix® 10 GX
FPGA Intel® Stratix® 10 SX SoC
FPGA Intel® Arria® 10 GT
FPGA Intel® Arria® 10 GX
FPGA Intel® Arria® 10 SX SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.