Este problema afeta os produtos DDR2, DDR3 e QDR II.
Para interfaces suaves de meia taxa em dispositivos Arria V e Cyclone V, o seguinte aviso pode aparecer durante a fase de ajuste:
Aviso crítico (332168): As seguintes transferências de clock têm nenhuma tarefa de incerteza de clock. Para obter resultados mais precisos, aplique atribuições de incerteza do clock ou use o derive_clock_uncertainty Comando.
O aviso acima se aplica para manter a incerteza de tempo entre o domínio do clock AFI e o domínio do endereço e do clock de comando. Você pode ignorar este aviso.
A solução alternativa para este problema é ignorar o aviso exibido. Como alternativa, você pode suprimir o aviso, conforme descrito abaixo.
Abra o arquivo _if0_p0.sdc gerado em um editor e localize a seção Overconstraints do fitter do arquivo.
Adicione as seguintes linhas à seção Overconstraints do fitter do arquivo:
se {} { # Suprimir o aviso de incerteza do clock para tempo de espera: set_clock_uncertainty -de [get_clocks] -a [get_clocks] -add -hold 0,000 }
Salve as alterações no arquivo.