ID do artigo: 000078852 Tipo de conteúdo: Mensagens de erro Última revisão: 11/12/2018

Aviso crítico mencionando transferências de clock podem ocorrer durante a fase de ajuste

Ambiente

    Intel® Quartus® II Subscription Edition
    Interfaces de memória com UniPHY
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Este problema afeta os produtos DDR2, DDR3 e QDR II.

Para interfaces suaves de meia taxa em dispositivos Arria V e Cyclone V, o seguinte aviso pode aparecer durante a fase de ajuste:

Aviso crítico (332168): As seguintes transferências de clock têm nenhuma tarefa de incerteza de clock. Para obter resultados mais precisos, aplique atribuições de incerteza do clock ou use o derive_clock_uncertainty Comando.

O aviso acima se aplica para manter a incerteza de tempo entre o domínio do clock AFI e o domínio do endereço e do clock de comando. Você pode ignorar este aviso.

Resolução

A solução alternativa para este problema é ignorar o aviso exibido. Como alternativa, você pode suprimir o aviso, conforme descrito abaixo.

Abra o arquivo _if0_p0.sdc gerado em um editor e localize a seção Overconstraints do fitter do arquivo.

Adicione as seguintes linhas à seção Overconstraints do fitter do arquivo:

se {} { # Suprimir o aviso de incerteza do clock para tempo de espera: set_clock_uncertainty -de [get_clocks] -a [get_clocks] -add -hold 0,000 }

Salve as alterações no arquivo.

 

 

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Cyclone® V e FPGAs SoC
FPGAs Arria® V e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.