Não são permitidos recursos endurecidos na partição do núcleo em um design CvP.
A seguir, alguns exemplos de recursos endurecidos que devem residir na partição da periferia (superior):
Pll
Interface JTAG
Bloco de reconfiguração parcial (PR)
Bloco EDCRC
Bloco oscilador interno
Bloco de controle de terminação no chip
ID de chip exclusivo
Bloco ASMI
Bloco de atualização remota
Altera de temperatura
Controlador de memória dura
IP rígido para PCI Express