ID do artigo: 000079120 Tipo de conteúdo: Solução de problemas Última revisão: 25/02/2013

Os Cyclone no pacote T100 suportam canais LVDS?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

O dispositivo EP1C3 no pacote TQFP de 100 pinos não tem nenhum receptor diferencial verdadeiro disponível.  O LVDS é suportado usando buffers LVDS emulados.

Para o dispositivo EP1C3T100, o LVDS é suportado com as seguintes taxas de dados:

- Tx idêntico a outros Cyclone® com -6/-7/-8 desempenho de 640/640/550 Mbps
- Rx mais conservador com 200 Mbps em todas as categorias de velocidade

Resolução

Para usar esses transmissores e receptores LVDS emulados, atribua o padrão de E/S LVDS no software Quartus II.  Os pinos que estão disponíveis como transmissores ou receptores LVDS emulados podem ser vistos no Pin Planner usando a "Mostrar conexões de par de pinos diferenciais".

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Cyclone®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.