ID do artigo: 000079474 Tipo de conteúdo: Solução de problemas Última revisão: 08/04/2015

Existe um problema conhecido com restrições de sincronização geradas pelo IP baseado em RLDRAMII UniPHY no software Quartus II versão 11.0SP1?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Sim. há um problema em como o IP baseado em RLDRAMII UniPHY interpreta os parâmetros de distorção da placa no software Quartus® II 11.0SP1. Os parâmetros de distorção da placa não são inseridos corretamente no arquivo {core_name}_p0_timing.tcl.

 

Por exemplo, se você digitar 20ps para "Diferença média de atraso entre endereço/comando e CK, o script _p0_timing.tcl restringe-o corretamente com a seguinte restrição

 

set board (addresscmd_CK_skew) [expr { 20 / 1000.0 }]

 

Mas se você digitar 20ps para "Distorção máxima dentro do barramento de endereço/comando", o

{core_name}_p0_timing.tcl coloca a seguinte restrição incorreta.

 

set board (intra_addr_ctrl_skew) [expr { 0,02 / 1000.0 }]

 

Esta restrição implica que a inclinação é de 0,02ps em vez de 20ps para o parâmetro.

 

Para resolver este problema, faça a alteração manualmente e altere a restrição para:

 

set board (intra_addr_ctrl_skew) [expr { 20 / 1000.0 }]

 

Este problema será corrigido na versão futura do software Quartus II e do IP.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.