Sim. há um problema em como o IP baseado em RLDRAMII UniPHY interpreta os parâmetros de distorção da placa no software Quartus® II 11.0SP1. Os parâmetros de distorção da placa não são inseridos corretamente no arquivo {core_name}_p0_timing.tcl.
Por exemplo, se você digitar 20ps para "Diferença média de atraso entre endereço/comando e CK, o script _p0_timing.tcl restringe-o corretamente com a seguinte restrição
set board (addresscmd_CK_skew) [expr { 20 / 1000.0 }]
Mas se você digitar 20ps para "Distorção máxima dentro do barramento de endereço/comando", o
{core_name}_p0_timing.tcl coloca a seguinte restrição incorreta.
set board (intra_addr_ctrl_skew) [expr { 0,02 / 1000.0 }]
Esta restrição implica que a inclinação é de 0,02ps em vez de 20ps para o parâmetro.
Para resolver este problema, faça a alteração manualmente e altere a restrição para:
set board (intra_addr_ctrl_skew) [expr { 20 / 1000.0 }]
Este problema será corrigido na versão futura do software Quartus II e do IP.