ID do artigo: 000079616 Tipo de conteúdo: Solução de problemas Última revisão: 18/09/2013

Possíveis erros de ajuste em Cyclone dispositivos HPS V

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Este problema afeta a segmentação de produtos DDR2, DDR3 e LPDDR2 Cyclone dispositivos HPS V.

Você pode encontrar erros enigmáticos de não ajuste, tais como:

Could not find location with OCT_CAL_BLOCK_ID of

Esses erros ocorrem se uma E/S FPGA for encerrada por um OCT HPS em vez de um FPGA OCT.

Resolução

A solução alternativa para este problema é abrir seu arquivo .qsf e adicione a seguinte linha:

set_instance_assignment -name TERMINATION_CONTROL_BLOCK -to

onde está o caminho da hierarquia RTL para o bloco de OCT que você quer usar, e é o nome do pino que você deseja terminar com o bloco OCT.

Você deve repetir a atribuição acima para todos os endereços e pinos de comando que exigem rescisão.

Este problema será corrigido em uma versão futura.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Cyclone® V e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.