ID do artigo: 000079642 Tipo de conteúdo: Solução de problemas Última revisão: 11/09/2012

Por que não há nenhum relatório de tempo de recuperação e remoção para o design da minha interface de memória limitada com DTW (o Assistente de sincronização DDR)?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Pode não haver relatório de recuperação e remoção para tal projeto se você não tiver cortado o caminho postamble no design.

Para ver se esse pode ser o problema, primeiro verifique se o caminho postamble foi cortado usando um dos seguintes métodos:

  • Para o analisador de temporização clássico, abra o Editor de Atribuição no software |dqs_io~regout Quartus® II e certifique-se de que nós que terminam na coluna From têm uma atribuição do Caminho de sincronização de corte definida como Ativada. Deve haver uma atribuição para cada grupo de DQS.
  • Para o timeQuest Timing Analyzer, use a tarefa Report SDC e verifique o relatório de caminho falso.

Observe que os nomes dos nós podem ser diferentes, dependendo do nome que você usa para o controlador. Um exemplo do nome completo do nó é o seguinte: my_core:my_core_ddr_sdram| my_core_auk_ddr_sdram:my_core_auk_ddr_sdram_inst|my_core_auk_ddr_datapath:ddr_io| my_core_auk_ddr_dqs_group:\g_datapath:1:g_ddr_io|dqs_io~regout

my_core é o nome da variação do controlador e "g_datapath:0" indica a numeração do grupo DQS.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Stratix® II

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.