ID do artigo: 000080389 Tipo de conteúdo: Solução de problemas Última revisão: 27/02/2017

Por que há corrupção de dados Arria 10 entradas de taxa de dados duplas, apesar de não haver violações de sincronização?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    O problema é devido à erro de correção do modelo de sincronização no software Quartus® Prime versão 16.1 e anterior, isso afeta o caminho de entrada/saída (DDIO) do Arria® 10 General Purpose Input/Output (GPIO). Essa correção incorreta causa análise de tempo incorreto no caminho que leva à violação de tempo não ser capturada e relatada no relatório do analisador de tempo do TimeQuest.

    O caso de uso afetado é:

    - Todos os Arria de 10 VIDs que utilizam o gpio DDIO de taxa total para caminho de entrada de meia taxa

    - Todos os dispositivos Arria 10 não VID (exceto 10AX115, 10AX090, 10AT115 e 10AT090) que utilizam o caminho de entrada DDIO full Rate to Half Rate com "io_48_lvds_tile_edge" no banco de E/S utilizado.

    Resolução

    Para o design afetado, conforme listado no exemplo de caso de uso acima, reprise a análise de temporize usando o software Quartus Prime versão 17.0 ou mais recente. Se as violações de sincronização são observadas DDIO_IN caminho de taxa total para meia taxa, altere a fase dos clocks gerados a partir do PLL e do projeto de recomil

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® Arria® 10 e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.