Devido a um problema na Intel® Quartus® Prime Standard Edition Software versão 16.1 e mais recente, os resultados do ajuste não determinístico podem ter diferentes códigos de verificação de compilação, mesmo após um projeto limpo ou a remoção de diretórios db e incremental_db entre compilações. Este problema impacta projetos que contêm IP que utilizam os recursos de depuração relacionados ao JTAG, por exemplo, Fontes e sondas no sistema, Signal Tap, EMIF IP com depuração, e assim por diante.
Para contornar esse problema na Intel® Quartus® Software Prime Standard Edition versão 16.1 e mais recente, pré-gere umIP ll no projeto antes de executar a primeira compilação.
Exemplo:
qsys-generate InSystemSignalsProbesIP.qsys --synthesis=VERILOG --output-directory= InSystemSignalsProbesIP --family="Arria 10" --part=10AX115N1F45I1SGqsys-generate DDR4x16_IP.qsys --synthesis=VHDL --output-directory=DDR4x16_IP --family="Arria 10" --part=10AX115N1F45I1SG
Nota: ao usar o dispositivo Intel® Arria® 10, é recomendado migrar para o software Intel® Quartus® Prime Pro Edition.