ID do artigo: 000080814 Tipo de conteúdo: Mensagens de erro Última revisão: 19/12/2018

Erro(20263): a colocação não encontrou uma solução legal para XXXX LABs, X M20Ks e DSPs X nos locais de (X, X) a (XXX, XXX).

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Você pode ver este erro na Intel® Quartus® Edição Prime Pro versão 18.1 ao compilar para os dispositivos Intel® Stratix® 10 com uma alta utilização ou um grande número de regiões de bloqueio lógico.

    Resolução

    A seguinte assigção pode ajudar a colocar o design:

    set_global_assignment nome GLOBAL_PLACEMENT_EFFORT "OTIMIZAR PARA ALTA UTILIZAÇÃO"

    Esta atribuição está automaticamente incluída no Intel® Quartus® Prime Pro Edition versão 18.1 da atualização 1 e posterior.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® Stratix® 10 e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.