ID do artigo: 000080844 Tipo de conteúdo: Solução de problemas Última revisão: 10/06/2019

Por que o simulador ModelSim* para inesperadamente ao simular o exemplo de projeto Intel® FPGA IP Ethernet 25G com "habilitar comutação de taxa dinâmica 10G/25G"?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • Ethernet de 25G Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Devido a um problema com o Intel® FPGA IP Ethernet 25G no software Intel® Quartus® Prime Pro Edition versão 18.1, o exemplo de projeto com a opção "habilitar a comutação dinâmica de 10G/25G" selecionada pode parar inesperadamente no simulador ModelSim*.

    A transcrição do ModelSim para nos seguintes estágios de simulação:

    • # Comutação para modo 25G: início do reconfig de 25G
    • # Comutação para modo 25G: 25G Reconfig End
    • #Waiting alinhamento RX

     

    Resolução

    Para resolver este problema, modifique run_vsim.do exemplo de projeto no diretório a seguir:

    • alt_e25s10_0_example_design\example_testbench\run_vsim.do

    Em run_vsim.do, encontre "elab" e substitua por "elab_debug"

    • elab para elab_debug

    Este problema está programado para ser corrigido em uma versão futura do software Intel® Quartus® Prime Pro Edition.

     

     

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® Stratix® 10 e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.