ID do artigo: 000080886 Tipo de conteúdo: Solução de problemas Última revisão: 18/08/2012

Limitações no suporte para controlador de memória dura DDR3 DDR3 de 400 MHz com interfaces MPFE voltadas para Cyclone dispositivos V

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Este problema afeta os produtos DDR3.

    As seguintes limitações existem no suporte para DDR3 de 400 MHz interfaces de memória dura com front-end multiport, visando Cyclone Dispositivos V:

    Problema 1:

    O teste de hardware usando o design de exemplo pode falhar, mesmo se não há violação de tempo relatada no TimeQuest.

    Problema 2:

    Avalon larguras de dados maiores que 64 bits não são suportadas.

    Problema 3:

    O funcionamento correto da porta Avalon unidirecional não tem foi verificado.

    Resolução

    As seguintes soluções alternativas se aplicam a esses problemas:

    Problema 1:

    Configurar e manter a margem de sincronização para transferências entre a memória dura controlador e lógica do núcleo podem não estar equilibrados. Use set_min_delay restrição para aumentar a margem de tempo de espera para transferências entre o controlador de memória dura e a lógica do núcleo.

    Este problema será corrigido em uma versão futura.

    Problema 2:

    Use Avalon de dados de 32 bits ou 64 bits.

    Larguras de dados de 128 e 256 bits serão suportadas em um futuro Versão.

    Problema 3:

    Não há solução alternativa para este problema.

    O funcionamento das portas Avalon unidirecional será verificado em uma versão futura.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Cyclone® V e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.