A XCVR_REFCLK_PIN_TERMINATION, DC_COUPLING_INTERNAL_100_OHM falha no software Quartus® II versão 12.0 devido a um erro no Guia do usuário do transceptor PHY Intel® FPGA IP.
"Tabela 6-4. As atribuições de transceptor e PLL para dispositivos Stratix® V" do guia de usuário do transceptor PHY IP detalham a restrição como "DC_COUPLING_INTERNAL_100_OHM". A restrição correta é "DC_COUPLING_INTERNAL_100_OHMS"
Este erro foi corrigido no software Quartus® II v12.0.