ID do artigo: 000080892 Tipo de conteúdo: Solução de problemas Última revisão: 30/06/2014

Por que a XCVR_REFCLK_PIN_TERMINATION DC_COUPLING_INTERNAL_100_OHM falha no software Quartus® II versão 12.0?

Ambiente

  • Software de projeto Intel® Quartus® Prime
  • Componente genérico
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    A XCVR_REFCLK_PIN_TERMINATION, DC_COUPLING_INTERNAL_100_OHM falha no software Quartus® II versão 12.0 devido a um erro no Guia do usuário do transceptor PHY Intel® FPGA IP.

    "Tabela 6-4. As atribuições de transceptor e PLL para dispositivos Stratix® V" do guia de usuário do transceptor PHY IP detalham a restrição como "DC_COUPLING_INTERNAL_100_OHM". A restrição correta é "DC_COUPLING_INTERNAL_100_OHMS"

    Resolução

    Este erro foi corrigido no software Quartus® II v12.0.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGA Stratix® V GX

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.