ID do artigo: 000081149 Tipo de conteúdo: Solução de problemas Última revisão: 09/05/2016

A criação de instâncias de OTN_cascade ou SDI_cascade em uma banda IP baixa ou média faz com que o fPLL Arria® 10 e Cyclone® 10 GX ou a GUI do editor de parâmetros ATX PLL IP detectem um erro relacionado ao f_max_pfd

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • Intel® Quartus® Prime Standard Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Se você definir a largura de banda IP fPLL ou ATX PLL para baixa ou média para dispositivos Arria® 10 e Cyclone® 10 GX enquanto tenta criar instâncias OTN_cascade ou SDI_cascade, a GUI de parâmetros IP pode exibir um erro relacionado com f_max_pfd.

    Este problema afeta o Software Quartus® Prime Standard Edition e o Software Quartus® Prime Pro Edition.

     

     

    Resolução

    No editor de parâmetros fPLL ou ATX PLL IP, você não pode selecionar a largura de banda após selecionar o protocolo OTN ou SDI. Portanto, antes de criar instâncias OTN_cascade ou SDI_cascade, primeiro selecione Básico no menu suspenso do modo protocolo e selecione Alta no menu Barrar com pull-down.

    Produtos relacionados

    Este artigo aplica-se a 2 produtos

    FPGAs Intel® Arria® 10 e FPGAs SoC
    FPGA Intel® Cyclone® 10 GX

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.