ID do artigo: 000081224 Tipo de conteúdo: Mensagens de erro Última revisão: 11/04/2016

Erro: sdi_pll.xcvr_cdr_pll_a10_0: o valor atual "" (1485) para o parâmetro "frequência de saída PLL" (output_clock_frequency) é inválido. Os possíveis valores válidos são: "" (2450.0:9800.0). Regra(s): output_clock_frequency.

Ambiente

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Você pode ver o erro acima no painel de mensagens do editor de mensagens do transceptor CMU PLL IP do transceptor de 10 Arria® 10 ao usar a versão 15.1.2 do Quartus® Prime e posterior.

Isso ocorre ao configurar para uma frequência de clock serial de saída de 1485 MHz para aplicações SDI em execução com uma taxa de dados de 2970 Mbps.

A especificação mínima de VCO DA CMU PLL foi atualizada para 2,45 GHz no Quartus versão 15.1.2.

Resolução Para implementar uma taxa de dados SDI de 2970 Mbps, é necessário alterar a frequência de saída DA CMU PLL para 2970 MHz e ativar um divisor local no Transceptor Native PHY IP.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.