ID do artigo: 000081257 Tipo de conteúdo: Solução de problemas Última revisão: 08/06/2015

Por que o número de PLLs totais no resumo do relatório de ajuste é diferente entre várias versões do software Quartus II?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Devido a um problema no software Quartus® II versão 13.1, 14.0 e 14.1, as PLLs totais em resumo do relatório do Fitter mostram o número incorreto quando você usa o dispositivo Arria® V, Cyclone® V ou Stratix® V.

As PLLs totais devem mostrar o número total de PLLs fracionáveis, PLLs de CANAL e PLLs HSSI ATX, mas mostra apenas o número de PLLs fracionáveis.

Resolução

Para verificar o número correto das PLLs totais, consulte PLL fracionada, PLL de canal e PLL HSSI ATX no Resumo de uso de recursos na seção de recursos do relatório de ajuste.

Este problema foi corrigido a partir da versão 15.0 do software Quartus II.

Produtos relacionados

Este artigo aplica-se a 12 produtos

FPGA Cyclone® V GT
FPGA Stratix® V GX
FPGA Stratix® V GT
FPGA Cyclone® V GX
FPGA Stratix® V GS
FPGA Arria® V GZ
FPGA Arria® V SX SoC
FPGA Arria® V ST SoC
FPGA Arria® V GX
FPGA Arria® V GT
FPGA SoC Cyclone® V ST
FPGA SoC Cyclone® V SX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.