Por padrão, o software Quartus® II gera modelos de E/S para todas as saídas e pinos bidirecionais no design. Em muitos casos, o modelo de E/S pode ser usado para simular o lado de entrada do buffer de E/S para configurações bidirecionais. No software de simulação, você pode definir o buffer como entrada ou saída, dependendo da direção da interface que você está simulando.
No entanto, ao usar opções como paralelo na terminação do chip (OCT) com calibração em pinos bidirecionais, o modelo IBIS de E/S não incluirá a opção de OCT de calibração no buffer de entrada. Para simular a parte de entrada desses pinos bidirecionais, você precisa baixar o dispositivo Modelos IBIS e substitua o modelo de E/S pelo modelo de entrada adequado no modelo de IBIS gerado pelo software Quartus II.
Para dispositivos que ainda não estão disponíveis para download, você pode executar as seguintes etapas para gerar os modelos de IBIS de OCT paralelos:
- Crie um pino de entrada de teste no nível superior do projeto. Atribua o padrão de E/S desejado e a rescisão de entrada ao pino de entrada de teste e compile o projeto. Como o EDA Netlist Writer só gera o modelo de buffer de saída em pinos bidirecionais, a adição de um pino somente de entrada é necessária para gerar o modelo de OCT paralelo de entrada.
- Como alternativa, crie um projeto de teste simples com um pino apenas de entrada e atribua o padrão de E/S desejado e a rescisão de entrada para gerar o modelo de OCT paralelo.