ID do artigo: 000081583 Tipo de conteúdo: Solução de problemas Última revisão: 11/09/2012

Por que o software Quartus II não fornece informações de depuração quando um projeto de ajuste de cant no erro do dispositivo é relatado durante a análise de E/S de designs Stratix III contendo interfaces DDR2?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

As versões do software Quartus® II 7.2 SP2 e anteriores podem não gerar mensagens de sub-erro para explicar a causa raizs de um e sem ajusterror, quando ele é gerado durante a fase de análise de E/S do Fitter.

O Fitter deve relatar informações como as seguintes:

Informações adicionais: não é possível rotear globalmente mais 1(s) sinal(s) para uma região 9 sinais globais foram alocados para a região, mas o hardware só permite 9 sinais globais

Pode haver muitas causas para não encaixar. Altera recomenda que você verifique todas as diretrizes de projeto em relação às atribuições de E/S e ao uso de clock/PLL.Se você encontrar problemas para depurar a causa de um erro de não ajuste, entre em contato com o suporte técnico Altera enviando uma solicitação de serviço via MySupport no www.Altera.com

O problema de depuração de mensagens não reportadas está programado para ser corrigido na próxima versão do software Quartus II.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Stratix® III

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.