ID do artigo: 000081628 Tipo de conteúdo: Solução de problemas Última revisão: 17/12/2014

Por que a calibração da interface de memória externa trava após uma atualização do CvP ao usar o controlador de memória física DDR3, DDR2 ou LPDDR2 UniPHY?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema no software Quartus® II, ao configurar um arquivo SOF através do método Configuração via protocolo (CvP) com um projeto que inclui o controlador de memória física UniPHY, você pode observar que a calibração falha após a atualização do CvP ocorrer. O status de calibração da interface de memória externa local_cal_fail e local_cal_success nunca são afirmados.

    Este problema ocorre porque o conteúdo da memória M20K/M10K RAM usada para o processo de calibração foi corrompido após a atualização do CvP.

    Resolução

    Entre em contato com a Intel® para obter detalhes da solução alternativa.

    Produtos relacionados

    Este artigo aplica-se a 11 produtos

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Cyclone® V GX
    FPGA Arria® V GZ
    FPGA Arria® V SX SoC
    FPGA SoC Cyclone® V ST
    FPGA Arria® V ST SoC
    FPGA Arria® V GX
    FPGA Arria® V GT
    FPGA Cyclone® V E
    FPGA SoC Cyclone® V SE

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.