ID do artigo: 000082020 Tipo de conteúdo: Solução de problemas Última revisão: 01/12/2012

O encerramento do tempo para interfaces LPDDR2 suaves pode não ser robusto

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Este problema afeta produtos LPDDR2.

    Interfaces SOFT LPDDR2 com destino Arria dispositivos V ou Cyclone V pode ter dificuldade para alcançar o encerramento do tempo.

    Resolução

    A solução alternativa para este problema é ativar a síntese física com alto esforço, ou tente uma semente de ajuste diferente.

    Este problema será corrigido em uma versão futura.

    Produtos relacionados

    Este artigo aplica-se a 2 produtos

    FPGAs Cyclone® V e FPGAs SoC
    FPGAs Arria® V e FPGAs SoC

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.