ID do artigo: 000082273 Tipo de conteúdo: Solução de problemas Última revisão: 29/05/2015

Possível erro interno durante a compilação para MAX 10 dispositivos

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problema crítico

    Descrição

    Este problema afeta produtos de interface de memória externa em MAX 10 dispositivos.

    Uma atribuição de colocação parcial de pinos para pinos DQS/DM pode causar o seguinte erro interno no estágio de ajuste da compilação:

    Internal Error: Sub-system: FCUDA, File: /quartus/fitter/fcuda/fcuda_zb_dq_placement_op.cpp, Line: 8303 m_placed_cell == io_cell

    A atribuição de locais de pinos parciais não é recomendada. O software Quartus II deveria ter produzido uma mensagem de erro em vez disso do erro interno.

    Resolução

    A solução alternativa para este problema para evitar o recebimento do interno erro, é fazer um dos seguintes:

    • Atribua todos os pinos DQ/DQS/DM do mesmo DQ_GROUP.
    • Atribua apenas o pino DQS e permita que o software Quartus II para colocar os pinos DQ/DM restantes do mesmo DQ_GROUP.
    • Não faça atribuições manuais de pinos e permita que o Quartus II software para colocar todos os pinos EMIF.

    Este problema está corrigido na versão 15.0.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGAs Intel® MAX® 10

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.