ID do artigo: 000082374 Tipo de conteúdo: Solução de problemas Última revisão: 30/01/2018

por que você obter erro (12002): a porta "clock"/"reset" não existe na atualização remota de macrofunção IP ao gerar IP de atualização remota?

Ambiente

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema no Quartus Prime versão 16.1.0 Build169, você verá Erro (12002): o "clock" da porta não existe na atualização e erro remoto de macrofunção (12002): a porta "redefinir" não existe na atualização remota de macrofunção quando você instante um IP de atualização remota Altera em seu design e compilá-lo.

    Isso porque as portas no clock de arquivo **_inst.v e redefinidas são diferentes do módulo de macro **_altera_remote_update_161_umq4nxq, que são definidas como clock_clk e reset_reset.




     

     

    Resolução

    você pode redefinir o clock de portas e redefinir o design para clock_clk e reset_reset e depois recompilar. por exemplo:

    rsu_a10 u_rsu_a10 (

    .clock_clk (inclk), // clock.clk

    .reset_reset (reset), // reset.reset

    .avl_csr_write (avl_csr_write), // avl_csr.write

    .avl_csr_read (avl_csr_read), // .read

    .avl_csr_writedata (avl_csr_writedata), // .writedata

    .avl_csr_readdata (avl_csr_readdata), // .readdata

    .avl_csr_readdatavalid (avl_csr_readdatavalid), // .readdatavalid

    .avl_csr_waitrequest (avl_csr_waitrequest), // .waitrequest

    .avl_csr_address (avl_csr_address) // .address

    );

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGA Intel® Arria® 10 GT

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.