ID do artigo: 000082666 Tipo de conteúdo: Solução de problemas Última revisão: 26/07/2018

Por que as verificações de PRBS falham na Intel® Arria® 10 IP de baixa latência de 40 GbE por meio da interface de reconfiguração?

Ambiente

  • Ethernet de baixa latência de 40G Intel® FPGA IP para Arria® 10 e Stratix® V
  • Ethernet de baixa latência de 40G e 100G
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Se o controlador PRBS rígido estiver habilitado por meio da interface de reconfiguração do núcleo IP de 40 GbE de latência baixa de Intel® Arria® 10, ele falhará devido à lógica do PCS sempre afirmando rx_digitalreset.

    Resolução

    Para usar o checker PRBS rígido, habilite o ADME (ponto final Altera® mestre de depuração) e use o Kit de ferramentas do transceptor (TTK) para habilitar a verificação do PRBS.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGA Intel® Arria® 10 GT

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.