ID do artigo: 000082695 Tipo de conteúdo: Mensagens de erro Última revisão: 06/11/2014

Aviso crítico (176647): o átomo DLL "{instance_name}|altera_mem_if_dll_stratixiv:dll0|dll_wys_m" dll_wys_m" está usando um período de clock de "valor 1" ns, que está fora do intervalo válido para seu modo de configuração.

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Aviso crítico (176647): o átomo DLL "{instance_name}|altera_mem_if_dll_stratixiv:dll0|dll_wys_m" dll_wys_m" está usando um período de clock de "valor 1" ns, que está fora do intervalo válido para seu modo de configuração. Quando o modo de buffer de atraso é "ALTO" e o comprimento da cadeia de atraso é "8", o intervalo válido é de "valor 2" ns a "valor 3" ns.

     

    Você pode ver esta mensagem de aviso crítica ao implementar a interface de memória SDRAM DDR2 operando abaixo de 240 MHz usando o controlador SDRAM Altera DDR2 com UniPHY IP.

     

    Este aviso crítico pode ser ignorado para a interface de memória SDRAM DDR2 operando abaixo de 240 MHz, uma vez que este é considerado um design de interface de memória externa de baixa frequência e o processo de calibração é capaz de compensar a discrepância resultante.

    Observe que os valores do comprimento da cadeia de atraso e do modo de buffer de atraso podem variar na mensagem de aviso.

    Produtos relacionados

    Este artigo aplica-se a 4 produtos

    FPGA Stratix® IV GT
    FPGA Stratix® IV GX
    FPGAs Stratix® III
    FPGA Stratix® IV E

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.