Problema crítico
Este problema afeta DDR2 e DDR3, LPDDR2, QDR II e RLDRAM Produtos II.
O projeto de exemplo de simulação pode parar de responder e problema avisos semelhantes aos seguintes:
# 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst
now matches with specified clock frequency.
# 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst.
Specified input period is 2500 ps but actual is 3750 ps
A solução alternativa para este problema é a seguinte:
- Em um editor de texto, abra o exemplo de simulação projetar arquivo de alto nível (por exemplo, corename_example_sim.v).
- No exemplo de simulação de design de arquivo de alto nível, mude a taxa de clock BFM do clock de referência para corresponder à frequência necessária em MHz.
Por exemplo, para a instância pll_ref_clk de altera_avalon_clock_source, substituir.CLOCK_RATE
(32)
Com
.CLOCK_RATE (32.765)
Este problema será corrigido em uma versão futura.