ID do artigo: 000082959 Tipo de conteúdo: Solução de problemas Última revisão: 17/09/2018

Por que o Hard IP do bloco E para Ethernet FPGA IP muda a minha taxa de Ethernet de 10 G para 25 G quando eu habilitar o RSFEC na versão 18.0 do Software Quartus® Prime Pro?

Ambiente

    Intel® Quartus® Prime Pro Edition
    Ethernet
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Ao usar o Software Quartus® Prime Pro versão 18.0 e selecionar "1 a 4 10 GE/25 GE com RSFEC opcional" ou "100 GE ou 1 para 4 10 GE/25 GE com RSFEC opcional e variantes de núcleo 1588 PTP" para o Hard IP E-Tile para Ethernet FPGA IP, o parâmetro "Selecionar taxa Ethernet" será automaticamente comutado de 10 G para 25 G quando o parâmetro "Habilitar RSFEC" estiver habilitado.

O Hard IP do bloco E para Ethernet FPGA IP não possui suporte para RSFEC para qualquer variante com canais de 10 G.

Resolução

Os usuários são orientados a não selecionar a opção "Habilitar RSFEC" em taxas Ethernet de 10 G, pois o modo de velocidade de 10 G não é suportado nesta variante do núcleo. Consulte o Guia do usuário Tile E Hard IP para Ethernet IP, figura 1, para as variantes suportadas do IP.

Produtos relacionados

Este artigo aplica-se a 2 produtos

FPGAs Intel® Stratix® 10 e FPGAs SoC
FPGA Intel® Stratix® 10 TX

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.