ID do artigo: 000083190 Tipo de conteúdo: Solução de problemas Última revisão: 01/01/2015

Por que meu Stratix IV GX não compila com VCCL/T/R=1.2 e VCCA a 2,5V?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    O software Quartus® II versões 9.1 SP1 e 9.1 SP2 não compila a combinação de VCCA = 2,5V com VCCL/R/T=1,2V para projetos Stratix® IV GX.

    Quando VCCL/T/R=1,2V é necessário para criar uma taxa de dados mais alta em qualquer transceptor, VCCL/T/R em ambos os lados do dispositivo são definidos como 1,2V. Também no modo VCCA Auto, o VCCA é definido como 2,5V se a taxa de dados deste lado estiver abaixo de 4,25G, mesmo que o VCCL/T/R seja definido como 1,2V. Para compilar o design com sucesso, o VCCA precisa ser definido como 3.0V em ambos os lados.

    Figura 1: pull para baixo megawizard™ para seleção de VCCA

    Figure 1

     

     

     

     

    Figura 2: Exemplo de design que não compila sem VCCA = 3.0.

    Figure X

     

    O Stratix IV GX não requer a vcca mais alta se a taxa de dados estiver abaixo de 4,25G nesse lado. Este é um problema de software que será corrigido em uma versão futura do software Quartus II.

    Produtos relacionados

    Este artigo aplica-se a 2 produtos

    FPGAs Stratix® IV
    FPGA Stratix® IV GX

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.