ID do artigo: 000083247 Tipo de conteúdo: Solução de problemas Última revisão: 30/11/2015

NÚCLEOS IP LL 40GBASE-KR4 com simulação de falha habilitada para FEC

Ambiente

    Intel® Quartus® Prime Pro Edition
    Ethernet
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Se você ligar o FEC em uma variação de 40GBASE-KR4 do núcleo IP LL de 40 GbE, o simulação de falha de testbenches e os modelos padrão de simulação do núcleo IP falham Simulação. Este problema ocorre porque o PCS não consegue alinhar e deixar o Pistas.

Resolução

Para resolver este problema, você deve alterar o valor da SYNOPT_FULL_SKEW Parâmetro RTL em seu arquivo de simulação de alto nível para o valor de 1. Esta mudança aumenta o tempo de simulação.

Para alterar o valor deste parâmetro RTL no testbench Altera fornece o núcleo IP:

  1. Abra o /example_testbench/alt_e40_avalon_kr4_tb.sv arquivo para edição.
  2. Mude a linha
localparam SYNOPT_FULL_SKEW = 1\'b0; //enable support for large lane skews

Para

localparam SYNOPT_FULL_SKEW = 1\'b1; //disable support for large lane skews

Este problema será corrigido em uma versão futura dos 40 e 100 Gbps de baixa latência Núcleo ETHERNET MAC e PHY IP.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.