ID do artigo: 000083382 Tipo de conteúdo: Solução de problemas Última revisão: 09/11/2011

Período de clock de medição de atraso de Rx estendido errado no núcleo CPRI IP

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

No arquivo Synopsys Design Constraints (.sdc) para a função CPRI MegaCore, o clk_ex_delay clock o período é especificado incorretamente para algumas variações de função CPRI MegaCore.

Este problema afeta todas as variações de função CPRI MegaCore que use o script padrão .sdc . Nas configurações afetadas, A medição de atraso de Rx estendida é imprecisa.

Resolução

Edite o .sdc com os valores corretos para um Proporção de M/N de 128/127 ou 64/63. create_clock No comando para o clk_ex_delay clock, modificar o -period parâmetro para o valor adequado do período de clock mostrado na tabela abaixo.

Valor adequado do período de clock
Taxa de linha CPRI (Mbps)Clock do sistema (MHz)Clock de medição de atraso de Rx estendida (clk_ex_delay)
M/N = 128/127M/N = 64/63
Frequência (MHz)Período de clock (ns)Ciclo de trabalho (ns)Frequência (MHz)Período de clock (ns)Ciclo de trabalho (ns)
614.415.3615.2465.61732.80915.1266.13833.069
1228.830.7230.4832.80816.40430.2433.06916.535
2457.661.4460.9616.4048.20260.4816.5348.267
3072.076.8076.2013.1236.56275.6013.2286.614
4915.2122.88121.928.2024.101120.968.2674.134
6144.0153.60152.406.5623.281151.206.6143.307

Este problema é corrigido na versão 10.1 da função CPRI MegaCore.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.