ID do artigo: 000083450 Tipo de conteúdo: Solução de problemas Última revisão: 15/12/2012

O bloco TwiddleGenC gera fatores de twiddle incorretos com contadores largos

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

O bloco DSPBA TwiddleGenC gera fatores de giro para usar ao construir FFTs de transmissão. Para entradas de largura de 9 bits ou menos, o bloco usa uma tabela de pesquisa simples. Para entradas de 10 bits ou mais amplo, o bloco usa uma tabela de pesquisa otimizada (que consome menos blocos de memória). Os fatores de giro gerados pela estrutura otimizada estão completamente incorretos, portanto, o bloco TwiddleGenC não trabalhe corretamente com entradas com mais de 9 bits de largura. O BFTC bloco, que contém o bloco TwiddleGenC, produz incorreto resultados para FFTs de tamanho superior a 512.

Resolução

Para resolver este problema, use o bloco TwiddleGenCF. Este problema é corrigido no DSP Builder v13.1.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.