Problema crítico
Ao configurar o núcleo DisplayPort TX para quaisquer configurações que habilitem o clock de pixels para ser executado mais rápido do que o clock de link TX por pelo menos um fator de 3, o a imagem pode não ser mostrada no monitor. Este problema é causado pelo periódico estouro no DCFIFO que cruza dados de vídeo de pixel clock para clock de link Domínio. Por exemplo, este problema ocorrerá se você configurar o núcleo TX em 1 pixel por clock e 4 símbolos por clock na RBR (1,62 Gbps) com 4 vias para transmitir 1080p60 a 24 bpp. Neste caso em particular, o DCFIFO transbordará e você não ver a saída da imagem.
Para resolver este problema, altere os pixels por clock, símbolos por clock, link configurações de taxa e contagem de vias para reduzir a proporção de clock de pixels para link TX Relógio. Por exemplo, para transmitir 1080p60 a 24 bpp, você pode usar 1 pixel por clock, 4 símbolos por clock, HBR com 2 vias para que o clock de pixels seja de 148,5 MHz e link TX o clock é de 67,5 MHz.
Este problema é corrigido na versão 15.0 do núcleo Ip DisplayPort.