As definições dos dispositivos de transceptor dedicados XCVR_REFCLK_PIN_TERMINATION QSF para dispositivos transceptor Stratix® V, Arria® V e Cyclone® V são detalhadas abaixo.
AC_COUPLING
Esta atribuição é a configuração padrão do pino do relógio de referência do transceptor dedicado e é recomendada para todos os projetos do transceptor. Esta configuração deve ser usada com sinais acoplados de CA. Esta configuração implementa a terminação no chip e o viés de sinal no chip.
DC_COUPLING_INTERNAL_100_OHMS
Esta atribuição deve ser usada quando os pinos de clock de referência dedicados do transceptor são alimentados por um sinal Acoplador DC cujo Vcm atende às especificações do dispositivo. Esta atribuição implementa a rescisão interna no chip, mas não o viés de sinal no chip.
DC_COUPLING_EXTERNAL_RESISTOR
Esta atribuição deve ser usada quando os pinos de clock de referência dedicados do transceptor são alimentados por um sinal Acoplagem DC. Esta opção não implementa terminações internas no chip ou vieses de sinal. Você deve implementar interrupções e vieses de sinal no dispositivo Vcm apropriado fora do FPGA. Esta atribuição é recomendada para conformidade PCI Express e para o padrão de IO HCSL.
As especificações elétricas para pinos de refclk de transceptor dedicados podem ser encontradas nas fichas técnicas de dispositivos Stratix V GX, Arria V GX e Cyclone V GX.