1. Substitua o arquivo existente altpcietb_pipe32_driver.v e altpcietb_pipe32_hip_interface.v sob < nome do seu projeto >\simulation\submodules com os arquivos anexados
2. Defina os seguintes parâmetros para habilitar a simulação PIPE
Um. Defina parâmetros hip_ctrl_simu_mode_pipe e enable_pipe32_phyip_ser_driver_hwtcl para 1 no nível superior do testbench ao inicializar o módulo PCIe Hard IP
B. Ajuste o parâmetro enable_pipe32_sim_hwtcl para 1 no invólucro de nível superior do módulo PCIe Hard IP ao instauitar altpcie_sv_hip_ast_hwtcl módulo
Note top_tb é usado como o nome da instância de teste nos dois arquivos anexados como exemplos ao definir o caminho HIP_256_PIPEN1B e HIP_INTERFACE respectivamente.
Em altpcietb_pipe32_hip_interface.v:
definir HIP_INTERFACE top_tb.dut_pcie_tb.g_altpcie_hip_pipe32_sim_probe.altpcietb_pipe32_hip_interface
Certifique-se de que o nome da instância do testbench (top_tb) foi alterado para corresponder à sua hierarquia de design.