ID do artigo: 000083922 Tipo de conteúdo: Documentação e informações do produto Última revisão: 01/07/2014

Como simular o modo PIPE Stratix V PCI Express Gen3?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Resolução

1. Substitua o arquivo existente altpcietb_pipe32_driver.v  e altpcietb_pipe32_hip_interface.v sob < nome do seu projeto >\simulation\submodules com os arquivos anexados

2. Defina os seguintes parâmetros para habilitar a simulação PIPE

Um. Defina parâmetros hip_ctrl_simu_mode_pipe e enable_pipe32_phyip_ser_driver_hwtcl para 1 no nível superior do testbench ao inicializar o módulo PCIe Hard IP

B. Ajuste o parâmetro enable_pipe32_sim_hwtcl para 1 no invólucro de nível superior do módulo PCIe Hard IP ao instauitar altpcie_sv_hip_ast_hwtcl módulo

Note top_tb é usado como o nome da instância de teste nos dois arquivos anexados como exemplos ao definir o caminho HIP_256_PIPEN1B e HIP_INTERFACE respectivamente.

Em altpcietb_pipe32_hip_interface.v:

definir HIP_INTERFACE top_tb.dut_pcie_tb.g_altpcie_hip_pipe32_sim_probe.altpcietb_pipe32_hip_interface

Certifique-se de que o nome da instância do testbench (top_tb) foi alterado para corresponder à sua hierarquia de design.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.