ID do artigo: 000083925 Tipo de conteúdo: Solução de problemas Última revisão: 12/09/2012

Por que os sinais arxwlevel, atxovf atxwlevel e buf_av0,1,2,3 estão visíveis no nível superior da minha camada de transporte habilitado para o núcleo Serial RapidIO?

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

O Guia do usuário Serial RapidIO implica que os sinais arxwlevel, atxovf atxwlevel e buf_av0,1,2,3 só existem em implementações Serial RapidIO de camada física, isso não está correto.

Esses sinais sempre existem, mas o domínio do clock muda para instâncias de IP que contêm apenas a Camada Física ou também incluem a Camada de Transporte.

Quando apenas a camada física é implementada, os seguintes domínios de clock são usados:

  • arxwlevel - domínio arxclk
  • atxovf - domínio atxclk
  • atxwlevel - domínio atxclk
  • buf_av0,1,2,3 - domínio arxclk

Quando a camada de transporte também está habilitada, o arxclk e o atxclk tornam-se sysclk.

Isso será esclarecida em uma versão futura do Guia do usuário Serial RapidIO.

Produtos relacionados

Este artigo aplica-se a 1 produtos

Dispositivos programáveis Intel®

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.