ID do artigo: 000084015 Tipo de conteúdo: Solução de problemas Última revisão: 13/01/2014

Por que o meu projeto de Arria® V falha ao rotear, mesmo que o dispositivo não seja totalmente utilizado?

Ambiente

  • Software Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema na versão 13.1 ou anterior do software Quartus® II, você pode ver que seu projeto Arria® V não roteia quando o dispositivo não é totalmente utilizado. Este problema ocorre quando um clock de ventoinha alta é promovido incorretamente a uma rede de clock regional que restringe o posicionamento da lógica de destino a um quadrante do dispositivo.

    Resolução

    Para contornar esse problema, atribua manualmente que seu clock seja global e não regional usando a atribuição abaixo:

    set_instance_assignment nome GLOBAL_SIGNAL "GLOBAL CLOCK" para "<clock name>"

    Produtos relacionados

    Este artigo aplica-se a 4 produtos

    FPGA Arria® V SX SoC
    FPGA Arria® V ST SoC
    FPGA Arria® V GX
    FPGA Arria® V GT

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.