ID do artigo: 000084214 Tipo de conteúdo: Documentação e informações do produto Última revisão: 12/09/2012

Como impedir que o PCIe HIP entre no estado de baixo consumo de energia L2?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Em alguns cenários, podem surgir problemas quando o PCIe HIP entra em estado de baixa potência L2.

    Alguns sintomas podem incluir:
    -LTSSM preso no estado de baixa potência L2
    -Problemas de enumeração PCIe após entrar em L2

    Resolução

    Há dois métodos que um usuário pode usar para resolver problemas quando o PCI Express HIP entra em estado de baixa potência L2.


    Para impedir que o PCI Express HIP entre no estado de baixa potência L2.
    - Amarre pme_to_cr a 1\'b0.

    Outra maneira de resolver o problema é implementar a lógica do usuário que redefinirá o núcleo PCIe quando o LTSSM for para L2.idle.

    Produtos relacionados

    Este artigo aplica-se a 3 produtos

    FPGA Stratix® IV GX
    FPGA Arria® II GX
    FPGA Cyclone® IV GX

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.