ID do artigo: 000084260 Tipo de conteúdo: Solução de problemas Última revisão: 28/03/2014

Por que o meu design de ponto final PCI Express, usando interrupções herdadas, envia a mensagem "Deassert_INTA" imediatamente após Assert_INTA mensagem, quando o sinal Rxmirq_irq[n] ainda é afirmado?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Devido a um problema com a implementação do núcleo PCI Express® no software Quartus® II, a mensagem Deassert_INTA pode ser enviada logo após a mensagem Assert_INTA, enquanto o sinal Rxmirq_irq[n] ainda é afirmado.  Esta não é a operação pretendido da lógica de interrupção herdado. 

    Este problema afeta os projetos implementados na Qsys, começando com o software Quartus II versão 11.0.

    Para resolver este problema:

    1.Baixe       o seguinte arquivo:pciexp_dcram.v

    2.Copie       este arquivo para o seguinte diretório em seu diretório de instalação Quartus II:  <install_dir>/ip/altera/altera/ip_compiler_for_pci_express/lib

    3.Regenerar       o núcleo PCI Express dentro da Qsys

    4.Regenerar       o design Qsys

    5.Recompile       seu projeto

    Este problema será corrigido em uma versão futura do software Quartus II.

    Resolução Este problema foi corrigido na versão de software v11.1 e mais recente

    Produtos relacionados

    Este artigo aplica-se a 7 produtos

    FPGA Cyclone® IV E
    FPGA Arria® II GZ
    FPGA Stratix® IV E
    FPGA Arria® II GX
    FPGA Cyclone® IV GX
    FPGA Stratix® IV GX
    FPGA Stratix® IV GT

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.