ID do artigo: 000084305 Tipo de conteúdo: Solução de problemas Última revisão: 03/11/2014

Por que os valores de FS (Full Swing) e LF (baixa frequência) são zero ao simular um núcleo PCIe Hard IP para Gen3?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • Simulação
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    Há um problema com os modelos de simulação PCIe® Hard IP ao direcionar as famílias de dispositivos Stratix® V e Arria® V GZ, onde os valores para FS e LF são zero para Gen3. Certos modelos funcionais de barramento (BFM) podem relatar um erro de que FS e LF têm valores que violam a especificação PCIe.

    Resolução

    Este problema foi corrigido a partir da Intel® Quartus® Prime Standard Edition Software versão 14.0.

    Produtos relacionados

    Este artigo aplica-se a 4 produtos

    FPGA Arria® V GZ
    FPGA Stratix® V GS
    FPGA Stratix® V GT
    FPGA Stratix® V GX

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.