ID do artigo: 000084306 Tipo de conteúdo: Solução de problemas Última revisão: 14/01/2013

Qual é o mapeamento entre o sinal detect threshold voltage (Vth) e a configuração no Stratix IV GX ALTGX megawizard?

Ambiente

  • Intel® Quartus® II Subscription Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descrição

    O mapeamento entre a tensão de limite de detecção de sinal (Vth) e a configuração no Stratix® IV GX ALTGX MegaWizard™ está detalhado na tabela abaixo.

    Configuração ALTGXTensão de limite (Vth)
    850 mV
    745 mV
    640 mV
    535 mV
    430 mV
    325 mV
    220 mV
    115 mV

    O rx_signaldetect de status afirmará quando a tensão de entrada diferencial de pico a pico do receptor VID (p-p) for superior à Vth multiplicada por 4.

    Resolução Essas informações serão adicionadas a uma versão futura do manual Stratix IV.

    Produtos relacionados

    Este artigo aplica-se a 1 produtos

    FPGA Stratix® IV GT

    O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.