ID do artigo: 000084417 Tipo de conteúdo: Solução de problemas Última revisão: 01/01/2015

As saídas de clock geradas a partir do clock de altclklock Megafunction podem registrar registros acionados com borda negativa nos elementos de entrada/saída (IOEs) para dispositivos APEX série?

Ambiente

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descrição

Sim, para dispositivos APEX série APEX você pode clock de registros acionados de borda negativa no IOE a partir de um PLL, mas todos os registros de IOE devem ser clock com a mesma polaridade de uma determinada saída PLL. Especificamente, para qualquer saída PLL dada, você só pode clock de todos os registros de IOE acionados de borda positiva ou todos os registros de IOE acionados de borda negativa. Veja a Figura 1.

 

Figura 1. PLL IOE Clocking

Figure 1. PLL IOE Clocking

Portanto, se você quiser clock algumas IOEs na borda positiva e algumas na borda negativa, você precisará usar uma saída PLL para cada um.

Se você estiver recebendo o erro "O nome da porta <PLL> porta do nome da célula <PLL> não pode alimentar células de IO positiva e negativamente", então você tem clocks de polaridade mista para registros de IOE (registros de entrada e saída) a partir de uma única saída PLL.

Produtos relacionados

Este artigo aplica-se a 3 produtos

Apex™ 20KE
Apex™ II
Apex™ 20KC

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês prevalecerá e será a determinante. Exibir a versão em inglês desta página.