Referindo-se ao Altera PHYLite for Parallel Interfaces IP Core Guide versão 2015.01.28 e anterior, você pode ver o valor reservado do endereço Avalon R/W[23:21] indicado na Tabela 11: Mapa de endereço é de 3'h2. No entanto, o resultado da simulação mostra 3'h4, que não corresponde ao guia do usuário. O problema se deve ao valor errado que está sendo indicado no guia do usuário.
Simulação do guia do usuário
Avalon endereço [23:21] 3'h2 (incorreto) 3'h4 (correto)
O endereço Avalon R/W [23:21] no guia do usuário será atualizado de 3\'h2 a 3\'h4 para todos os recursos na tabela Mapa de endereços.
Este problema está programado para ser corrigido na próxima versão do guia de usuário Altera PHYLite para interfaces paralelas IP Core.
Tabela 11: Mapa de endereços
Recurso Avalon endereço R/W
Fase de saída do pino {id[3:0], 3\'h4, lane_addr[7:0],pin{4:0],8\'D0}
Atraso de entrada compensado do pino PVT {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],pin_off[2:0],4\'h0}
Atraso de entrada compensado do Strobe PVT {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],3\'h6,4\'h0}
Fase de habilitar strobe {id[3:0],3\'h4,lane_addr[7:0],4\'hC,lgc_sel[1:0],3\'h7,4\'h0}
Habilitar o atraso {id[3:0],3\'h4,lane_addr[7:0],4\'hC,9\'h008}
Ler atraso válido {id[3:0],3\'h4,lane_addr[7:0],4\'hC,9\'h00C}
Código VREF interno {id[3:0],3\'h4,lane_addr[7:0],4\'hC,9\'h014}
{id[3:0],
3\'h4, lane_
addr[7:0], pin{4
:0],8\'D0}