Problema crítico
Durante a simulação de um projeto VHDL gerado por Qsys que inclui Núcleos de memória externa DDR2 ou DDR3 com ALTMEMPHY, a versão de 64 bits do Mentor Graphics ModelSim SE 6.6d pode emitir um erro fatal semelhante para o seguinte:
#**Note: (vsim-3812) Design is being optimized...
#**Fatal: Unexpected signal: 11.
Use a versão de 32 bits do Mentor Graphics ModelSim SE 6.6d
ou use a -novopt
opção com o vsim
comando.