ID do artigo: 000084601 Tipo de conteúdo: Solução de problemas Última revisão: 10/07/2013

Erro do ajuste do clock de referência da interface digital serial (SDI) e do transceptor SDI II

Ambiente

    Intel® Quartus® II Subscription Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problema crítico

Descrição

Designs SDI e SDI II destinados Cyclone dispositivos V encontrarão erro de ajuste ao conectar o clock de referência do transceptor, xcvr_refclk, para um contador de saída de loop fracionado por fase (fpll). Você receberá a seguinte mensagem de erro:

"Não foi possível colocar o driver de clock global ou regional."

Resolução

Para resolver este problema, siga estas etapas:

Abra o arquivo _0002.v e procure por altera_xcvr_reset_control módulo.

O relógio de referência do transceptor, xcvr_refclk, conduz o clock entrada, embora a conexão seja do adaptador PHY, phy_adapter.

Crie outro clock de entrada no nível superior do SDI ou Núcleo SDI II. A porta de clock do altera_xcvr_reset_control conecta para este novo clock de entrada criado. Externamente, este clock de entrada pode ser impulsionado por outra fonte de clock ou outro contador de saída da fpll.

Este problema é corrigido na versão 13.0 SP1 do SDI e SDI Funções do II MegaCore.

Produtos relacionados

Este artigo aplica-se a 1 produtos

FPGAs Cyclone® V e FPGAs SoC

1

O conteúdo desta página é uma combinação de tradução humana e por computador do conteúdo original em inglês. Este conteúdo é fornecido para sua conveniência e apenas para informação geral, e não deve ser considerado completo ou exato. Se houver alguma contradição entre a versão em inglês desta página e a tradução, a versão em inglês governará e será a controle. Exibir a versão em inglês desta página.